首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

在电源设计中加入PFC

在电源设计中加入PFC

关键字:转换器   功率因数校正   PFC   FET  



在2005年最新的IEC61000-3-2标准生效以前,大多数PC、显示器和电视机的电源在采用110至120V,60Hz的单相交流电供电时都会产生过量的电源线谐波。在这个更新更严格的IEC标准的推动下,电源厂商开始通过增加功率因数校正(PFC)来最大限度地减少电源线谐波。
为了解IEC61000-3-2的影响,最好先了解一下直接穿过电源线放置负载电阻(R)的理想情况(图1)。在这种情况下,正弦线路电流IAC与线路电压VAC成正比,且与该电压同相。因此:





这意味着,对于效率最高的无失真电源线操作来讲,所有的负载都应作为有效电阻(R),而消耗和提供的功率是RMS线路电压和线路电流的乘积。

不过,许多电子系统的负载都需要交流到直流的转换。在这种情况下,典型电源的电源线上的负载由一个驱动电容的桥式二极管组成(图2)。它是电源线的非线性负载,因为此桥式整流器的两个二极管都位于输入交流电源线电压的正半周期或负半周期的直接电源通路中。此非线性负载仅在正弦电源线电压的峰值期间汲取电源线电流,这样会产生“多峰”输入电源线电流,从而引起电源线谐波(图3)。





非线性负载可使谐波大小与线路频率下的基本谐波电流具有可比性。图4显示了相对于线路频率下的基本谐波大小进行标准化的高阶谐波电流大小。不过,只有图1中给出的在与线路频率相同的频率下且与电源线电压同相的谐波电流(在此案例中为线路频率下的基本谐波)对提供给负载的平均功率起作用。这些谐波电流会影响同一电力线上的其他设备的工作情况。





如果θ = 0°,则cosθ = 1且P = IRMS * VRMS,这与电阻负载的情况相同。当PF为1时,负载消耗电源提供的所有能量。

如果θ = 90°,则cosθ = 0;因此负载收到的功率为零。提供功率的发电机必须提供IRMS * VRMS的功率(即使没有功率用于做有用功)。

因此,对于图2中的二极管桥式电容器案例,式2的PF定义中剩下的唯一一个变量就是线路电流IRMS,因为线路电压(VRMS)已通过电源线发电机固定至120V。电源线为提供给负载的给定平均功率而汲取的IRMS越高,功率因数(PF)就越低。图2中的AC-DC转换器采用120V的交流电源线电压供电,并向负载提供600W的功率,同时汲取10A的线路电流,该转换器的PF = 0.5。不过,图1中PF为1的电阻负载仅从电源线中汲取5A的电流(该负载从120V交流电源线中汲取600W的功率)。
电力公司会因低PF负载而遭受损失,这是因为电力公司必须提供更高的发电能力,从而满足由于负载的低PF而产生的更大的线路电流的要求。不过电力公司只会按提供的平均功率(单位为瓦特)向用户收费——而不是按产生的伏安收费。

伏安与瓦特之间的这种差别要么以发热的形式出现,要么反过来体现到交流电源线上。校正这种情况的最常见方法是采用功率因数校正。

功率因数校正

IEC-61000-3-2标准定义了给定功率级别允许的最大谐波电流。该标准1995年和2001年的初始版本已被2005年的版本3更新(请参见表)。2005年版本3对每相耗费的功率在75至600W之间,耗费的电流≤16A的(D类)PC、显示器和电视机的电源线谐波电流提出了更加严格的要求。为满足这些要求,设计工程师必须在D类电源中采用有源功率因数校正(PFC)。

许多PFC电路都采用升压转换器。传统的PFC升压转换器中的一个限制因素是它只能由整流后的交流电源线供电,而这种电源线涉及两级功率处理(图5)。转换器产生的波形更好地说明了这个问题(图6)。此外,无法通过简单有效的方法在传统升压转换器中引入隔离。


更多的数字PFC控制器



ADI公司最近发布了ADP1047和ADP1048数字PFC控制器,这两款控制器还可以提供输入电能计量和浪涌电流控制。ADP1047用于单相PFC应用,而ADP1048则针对交错式和无桥PFC应用。

数字PFC功能基于传统的升压电路来为AC-DC系统提供最佳的谐波校正和功率因数。所有的信号都被转换成数字信号,从而最大限度地提高灵活性;关键参数可以通过PMBus接口进行报告和调整。

总的来说,ADP1047和ADP1048的配置可以帮助设计工程师优化系统性能,最大限度地提高负载范围的效率。这两款IC可以精确地测量RMS输入电压、电流和功率。然后该数据可以通过PMBus接口报告给电源的微控制器。

ADP1048的无桥升压配置可以消除PFC转换器的桥式输入引起的传导损耗(图12)。在这种配置中,两个功率MOSFET必须单独驱动,以实现最高效率。从ADP1048发出的信号可以实现这一点。IBAL引脚可以检测出交流线路相位和零交叉点。IBAL引脚的最高额定电压为VDD + 0.3 V,因此该引脚需要采用合适的箝位电路进行保护。





在正交流电源线相位时,只有一个升压级在有效工作。第二个级为无源级;Q2中的电流从源极流至漏极。在此相位时将Q2 FET全面导通可以最大限度地降低Q2的传导损耗。当交流线路相位变为负时,Q1和Q2的角色则出现反转,Q2进行有源开关,而Q1则始终处于导通状态。相位信息通过IBAL引脚从交流线路中检测。在软启动阶段,两个FET都作为预防措施进行开关操作。当IBAL引脚上的相位信息损坏或者不准确时就会出现这样的情况。
返回列表