首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
MCU 单片机技术
»
ARM
» 低功耗6管SRAM单元设计方案
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
低功耗6管SRAM单元设计方案
发短消息
加为好友
yuyang911220
当前离线
UID
1029342
帖子
9914
精华
0
积分
4959
阅读权限
90
在线时间
286 小时
注册时间
2014-5-22
最后登录
2017-7-24
论坛元老
UID
1029342
性别
男
1
#
打印
字体大小:
t
T
yuyang911220
发表于 2015-6-30 14:49
|
只看该作者
低功耗6管SRAM单元设计方案
微处理器
,
稳定性
,
晶体管
,
影响
引言
在传统6T-SRAM结构里,数据存储节点通过存取管直接连接到位线上。这样在读过程中,由于存取管和下拉管之间的分压作用会使存储节点数据受到干扰,另外由于这种直接读/写机制会使存储节点很容易受到外部噪声的影响从而可能导致逻辑错误。
除了数据的稳定性问题之外,不断增大的芯片漏电流也是另一个需要考虑的问题。在现代高性能微处理器,超过40%的功耗是由于泄漏电流引起的。随着越来越多的晶体管集成到微处理器上,漏电功耗的问题将会更加突出。此外,漏电是待机模式下惟一的能耗来源,SRAM单元是漏电流的一个重要来源。
本文在分析传统6T-SRAM基础上,并基于以上考虑,提出了一种高可靠性
低功耗
的新
6管SRAM
单元。由于读电流与噪声容限的冲突,这个结构采用读/写分开机制,将存储节点和读输出分开,从而不会使位线的波动干扰到存储节点的值;另外,每次读或写过程中,只需要一个位线参与工作,因此相比较而言,降低了功耗,仿真结果显示这种结构读/写速度也和普通6管SRAM相差无几。
1 6T-SRAM存储单元简介
6管存储单元结构如图1所示。
1.1 6管单元结构及工作原理
6T-SRAM单元结构晶体管级电路如图1所示,它由6个管子组成,整个单元具有对称性。其中M1~M4构成双稳态电路,用来锁存1位数字信号。M5,M6是传输管,它们在对存储器进行读/写操作时完成将存储单元与外围电路进行连接或断开的作用。对单元的存取通过字线WL(Word Line)使能,字线WL为高电平时传输管导通,使存储单元的内容传递到位线BL(Bit Line),单元信息的反信号传递到位线
,外围电路通过BL和
读取信息。写操作时,SRAM单元阵列的外围电路将电压传递到BL和
上作为输入,字线WL使能后,信息写入存储单元。
1.2 静态噪声容限SNM
静态噪声容限SNM是衡量存储单元抗干扰能力的一个重要参数,其定义为存储单元所能承受的最大直流噪声的幅值,若超过这个值,存储节点的状态将发生错误翻转。随着数字电路不断发展,电源电压VDD逐渐变小,外部噪声变得相对较大。如图1所示的6T-SRAM,在读操作中有一个从存储节点到位线BL的路径,当存取管开启,BL和存储节点直接相连。因此,外部的噪声很容易破坏数据,噪声容限受到前所未有的挑战。
2 新型6T-SRAM存储单元简介
针对以上问题,提出一个新型6T-SRAM存储单元结构,如图2所示。NMOS管M5和M6负责读操作,NMOS管M1,M4,PMOS管M2,M3完成写操作,读/写操作的时候只有1个位线参与工作,因此整个单元功耗减小很多。
收藏
分享
评分
继承事业,薪火相传
回复
引用
订阅
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议