谢谢斑竹。 时序电路的程序编好以后,先用xst合成得到一个时钟周期X,后来implementation得到map的静态时序分析报告中的时钟周期Y和place & route的静态时序分析报告中的时钟周期Z。 1。这三个时钟值应该是递增(也就是需要的时钟越来越长 X < Y < Z )的吗? 2。为什么有的时候map的结果反倒比place&route还慢(长)( Y > Z )? 3。最后去板子上面实现的话,应该以哪个设置时钟 (X or Y or Z)? 4。用ISE自带的place&route工具对用一个电路运行多次,会出现不同的结果吗 (Z1 != Z2 != Z3.........!= Zn) ? 5。自己用floorplanner 来place,或者用fpga editor来route,会对implementation的结果有很大改善吗? 6。电路的引脚在implementation之前需要自己先固定了吗? 会对implementation的结果有影响吗? 问题太多了,能逐条回答不胜感激!
[此贴子已经被作者于2007-5-9 19:18:50编辑过] |