首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

[求助]如何避免起始输出未知

[求助]如何避免起始输出未知

写了一段并串转换的代码
大的程序功能没什么问题
但是仿真波形起始有问题,是一个红色表示的半高电平..

求教是怎么回事..如何避免

你可以在程序的开始写一段初始化的程序。使用reset信号,这个信号可以由系统产生,如altera系列的在1pin配置为initi_done就可以了,具体在

让fpga产生自动复位信号。

assignment->device...->device&pin options->enable ini_done output这时会在fpga上电时一脚产生低电平来自动复位。

而后将此信号定义为reset,注意,为低电平有效。

在程序中为

if (!reset)

初始化程序,这里你可以初始化信号的值。

else

你的正式程序。

具体可以参考altera文档中关于自动复位的信息。

这个版主不太冷 =========================== 我的中电网博客:http://blog.chinaecnet.com/u/20/index.htm
返回列表