首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
飞思卡尔™半导体(Freescale Semiconductor)
» mc9s12dg128b超频的问题
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
mc9s12dg128b超频的问题
发短消息
加为好友
cArlIcon
当前离线
UID
155030
帖子
26
精华
0
积分
113
阅读权限
20
在线时间
0 小时
注册时间
2007-3-13
最后登录
2007-3-13
注册会员
UID
155030
性别
男
1
#
打印
字体大小:
t
T
cArlIcon
发表于 2007-3-19 13:10
|
只看该作者
mc9s12dg128b超频的问题
寄存器
我根据CRG Block User Guide V03.08上所述,选择PLL时钟(CLKSEL=0x80),PLL时钟=OSC时钟*((SYNR + 1)/(REFDV + 1))我把SYNR寄存器设为0x02,REFDV设为0x01。这样做是否达到超频目的1.5倍的目的?
但是我生成的PWM波的频率在超频前后没有变化
望高手帮帮忙
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
strongchen
当前离线
版主
UID
104380
帖子
7531
精华
0
积分
14828
阅读权限
90
在线时间
17 小时
注册时间
2005-2-28
最后登录
2012-5-17
论坛元老
UID
104380
性别
男
2
#
strongchen
发表于 2007-3-19 15:25
|
只看该作者
你的PLL输出频率是多少?
海纳百川 有容乃大
回复
引用
TOP
发短消息
加为好友
cArlIcon
当前离线
UID
155030
帖子
26
精华
0
积分
113
阅读权限
20
在线时间
0 小时
注册时间
2007-3-13
最后登录
2007-3-13
注册会员
UID
155030
性别
男
3
#
cArlIcon
发表于 2007-3-19 21:05
|
只看该作者
我不知道
我的晶振频率是16MHz
按公式PLL时钟应该是80MHz,总线时钟是40MHz
具体我也不知道怎么测
我是初学者
回复
引用
TOP
发短消息
加为好友
cArlIcon
当前离线
UID
155030
帖子
26
精华
0
积分
113
阅读权限
20
在线时间
0 小时
注册时间
2007-3-13
最后登录
2007-3-13
注册会员
UID
155030
性别
男
4
#
cArlIcon
发表于 2007-3-19 21:27
|
只看该作者
忘说了
公式中还要乘以2才对,我漏掉了
有一个图说明在形成总线时钟前又除以了2
回复
引用
TOP
发短消息
加为好友
strongchen
当前离线
版主
UID
104380
帖子
7531
精华
0
积分
14828
阅读权限
90
在线时间
17 小时
注册时间
2005-2-28
最后登录
2012-5-17
论坛元老
UID
104380
性别
男
5
#
strongchen
发表于 2007-3-20 09:35
|
只看该作者
S12的最高总线频率为25M。使用时最好不要超出这个值,否则工作肯定不可靠。另外,PLL本身也是有频率限制的,它应该达不到80M的输出频率。
海纳百川 有容乃大
回复
引用
TOP
发短消息
加为好友
cArlIcon
当前离线
UID
155030
帖子
26
精华
0
积分
113
阅读权限
20
在线时间
0 小时
注册时间
2007-3-13
最后登录
2007-3-13
注册会员
UID
155030
性别
男
6
#
cArlIcon
发表于 2007-3-20 09:49
|
只看该作者
电子产品世界2006年第7期上有篇《基于面阵CCD赛道参数检测方法》上写道:“S12 CPU通过设定其中时钟PLL电路寄存器,可以将S12内部总线频率提高到40-48MHz,CPU仍然可以工作。同时,可以将AD转换器时钟频率提高到12-24MHz,在损失一定AD转换精度的情况下,将AD转换时间缩短为1.5微秒左右。”
似乎可以达到,只是上面没写怎么操作。
回复
引用
TOP
发短消息
加为好友
strongchen
当前离线
版主
UID
104380
帖子
7531
精华
0
积分
14828
阅读权限
90
在线时间
17 小时
注册时间
2005-2-28
最后登录
2012-5-17
论坛元老
UID
104380
性别
男
7
#
strongchen
发表于 2007-3-20 10:02
|
只看该作者
这在电压、温度非常稳定,环境温度不高,系统功率也较低的情况下是有可能做到,但毕竟是超出额定值的,不可能非常可靠。在一般的正常应用中,不建议这样做。
海纳百川 有容乃大
回复
引用
TOP
发短消息
加为好友
cArlIcon
当前离线
UID
155030
帖子
26
精华
0
积分
113
阅读权限
20
在线时间
0 小时
注册时间
2007-3-13
最后登录
2007-3-13
注册会员
UID
155030
性别
男
8
#
cArlIcon
发表于 2007-3-23 12:40
|
只看该作者
时钟初始化
REFDV=0X01;
SYNR=0X03; 把总线时钟提高两倍
while((CRGFLG&0x08)==0x00) //等待CRGFLG中的LOCK位置位
{
}
CLKSEL=0x80;//选择PLL时钟
我用这种方法吧总线时钟提高了
有兴趣的朋友可以生成个PWM波试试,可以看到设置前后PWM的频率不一样了
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议