首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

s12dg128的最高时钟频率问题

s12dg128的最高时钟频率问题

请问,s12dg128的最高pll频率是不是48M,那总线时钟是不是最高到24M,E时钟的频率应该等于总线时钟频率吧?
对的。实际上PLL的最高输出为50M。
海纳百川  有容乃大
嗯,谢啦
实际上DG128最高能稳定工作的总线频率大约在40M左右,对应的核心频率应该就是80M了
哦,试试看,我最多超到64Mpll,总线频率32M,好像没什么事
请问,你们用的PLL电容是多大?
请教斑竹,我的时钟初始化程序如下:
void ClockInit(void)
{
SYNR=9 ;
REFDV=3;
PLLCTL_AUTO=1 ;
PLLCTL_PLLON=1;
while(!CRGFLG_LOCK)
{
}
CLKSEL_PLLSEL=1;
}

调试的时候发现程序死在while(!CRGFLG_LOCK)语句,请问,哪些原因会导致这种情况?
看看时钟频率是否在允许的范围之内。如果是,那很可能是外部时钟信号有问题。
海纳百川  有容乃大
返回列表