首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

求助!!我用EPM7128SLC84-15做计数器,该注意那些问题?谢谢~~~~!

时钟的频率有个最低限度
多多帮助

求助!!我用EPM7128SLC84-15做计数器,该注意那些问题?谢谢~~~~!

我现在用EPM7128SLC84-15做计数器,当频率高的时候他就不计数了,书上说可以计100M以上的频率,我才计了40M就不行了,请问为什么???
是不是设置上有什么问题,
我是用原理图里的TTL电路实现的
在频率低的时候是对的
有哪位高人知道,谢谢了!
13073413944 蔡玉亚
cat5843@sohu.com
最好还是用程序来写!肯定可以实现的
喜欢DSP的朋友,我们来共同交流学习吧!!
你使用的是-15的CPLD,那么它的最高时钟速率也就只能够达到66MHZ左右,加上你的程序设计如果不是同步逻辑设计,那么很有可能导致它的运算频率下降。你可以仿真看一看它的支持的仿真频率。
不懂就要问,问了才知道。
你好我也在做一个计数器,是双向的,即隔10ms 一个计数,隔10ms  另一个计数b不知如何实现,请指教。
我正在学习CPLD,希望高手多多指教。
使用同步设计是高速的关键。
你要用同步计数器,这样才能使用CPLD内部的时钟链。
返回列表