首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

[求助]NIOS II 复位引脚外面的电路应该怎样接?

[求助]NIOS II 复位引脚外面的电路应该怎样接?

NIOS II 复位引脚(reset)外面的电路应该怎样接?另外reset上出现一个什么样的信号才引起CPU复位?查了一些资料都没有介绍,请知道的朋友帮忙解答。

谢谢!!

[em57]长沙博为自动化设备有限公司
三菱、欧姆龙、西门子、松下等品牌PLC编程电缆
了解更多:=http://csbowei.zke360.com=
QQ:535710450 宋先生 0731-2894960 [em68]
长沙博为自动化设备有限公司 三菱、欧姆龙、西门子、松下等品牌PLC编程电缆 了解更多:=http://csbowei.zke360.com= QQ:535710450 宋先生 0731-2894960

自己顶......

因为我的方案里有单片机,所以用的单片机产生复位信号。

不知道单个FPGA如何实现。

reset是低电平产生复位,

在fpga的pin1脚可以设置成init_done模式,这个意思就是在下载完sof后会产生一段时间的低电平,我们一般将它用来作为复位信号。

这个版主不太冷 =========================== 我的中电网博客:http://blog.chinaecnet.com/u/20/index.htm
谢谢版主
返回列表