[求助]NIOS II 复位引脚外面的电路应该怎样接?
- UID
- 518853
- 性别
- 男
|
[求助]NIOS II 复位引脚外面的电路应该怎样接?
NIOS II 复位引脚(reset)外面的电路应该怎样接?另外reset上出现一个什么样的信号才引起CPU复位?查了一些资料都没有介绍,请知道的朋友帮忙解答。 谢谢!! |
|
|
|
|
|
- UID
- 526377
- 性别
- 男
|
[em57]长沙博为自动化设备有限公司 三菱、欧姆龙、西门子、松下等品牌PLC编程电缆 了解更多:=http://csbowei.zke360.com= QQ:535710450 宋先生 0731-2894960 [em68] |
长沙博为自动化设备有限公司
三菱、欧姆龙、西门子、松下等品牌PLC编程电缆
了解更多:=http://csbowei.zke360.com=
QQ:535710450 宋先生 0731-2894960 |
|
|
|
|
|
- UID
- 518853
- 性别
- 男
|
|
|
|
|
|
- UID
- 526283
- 性别
- 男
|
因为我的方案里有单片机,所以用的单片机产生复位信号。 不知道单个FPGA如何实现。 |
|
|
|
|
|
- UID
- 136199
- 性别
- 男
|
reset是低电平产生复位, 在fpga的pin1脚可以设置成init_done模式,这个意思就是在下载完sof后会产生一段时间的低电平,我们一般将它用来作为复位信号。 |
这个版主不太冷
===========================
我的中电网博客:http://blog.chinaecnet.com/u/20/index.htm |
|
|
|
|
|
- UID
- 518853
- 性别
- 男
|
|
|
|
|
|