首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

请教关于在ISE中使用modelsim进行后仿真时内部信号的观察

请教关于在ISE中使用modelsim进行后仿真时内部信号的观察


当我在ise中使用testbench调用modelsim对一个分布式ram进行仿真时(该设计只有一个ds_ram),考虑到IOB延时过大,想直接观察从dsram输出的波形而非引脚上的。我的操作如下:
1. 在综合和实现选项中保留设计层次
2.在modelsim中的structure窗口中查找到从dsram输出到IOB的节点(net),然后添加到wave窗口(这些节点在fpga editior中观察过,的确是所需要的节点)。

然后进行仿真,可是发现其波形和从IOB也就是输出引脚出来的波形是一样的,(我所设的时钟频率较高,出现了很多不定态,一直以为是IOB的影响)。

给我的感觉好像这两个地方波形不应该是一样的,因为毕竟IOB这个primitive本身也有延迟,请各位指点一二,谢谢



不知道我是否把问题阐述明白了

哦,我算是精确定位吧,的确是0ps,呵呵,IOB本身的延迟应该不会太小吧
我用类似的方法把DCM输出的clk0,分频,倍频信号引出来,发现它们相位差是0,后仿哦,感觉锁相不会这么精确吧,是不是modelsim仿真时忽略了一些延时?不知道楼主的问题是不是因为这个~~期待高手!
http://bbs.chinaecnet.com/dispbbs.asp?boardID=2&RootID=95769&ID=95769

看看这个帖子!
我不是高手
返回列表