首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

有关cpld的设计疑问,高手请进

有关cpld的设计疑问,高手请进

本来设计用CPLD替换82C51,连接PDIUSBD12做控制,但是d12的数据线是双向的,cpld的i/o 脚可以既为输入又为输出吗?如果可以,用Verilog如何实现?


  cpld是否可以模拟单片机做控制?我用的是epm570芯片。初学者一头雾水,望高手解答.......


 

cpld的i/o 脚可以既为输入又为输出;
Verilog里面有inout类型的管脚定义;
cpld可以模拟单片机做控制,网上有些82C51核,把这个东西放入cpld就可以实现82C51的功能,但是这些东西有的收费有的有限制,不过简单的功能都有;
美梦成真-->噩梦降临!
谢谢版主......82C51核是个什么东西?我在网上怎么都没有搜到。版主知道何处找吗?
82C51就是用硬件描述语言实现的单片机;
中国某些所谓的cpu就是用国外的fpga芯片放入自己编写的程序实现的;http://bbs.chinaecnet.com/uploadImages/8051.zip
http://bbs.chinaecnet.com/uploadImages/mc8051_design.zip
美梦成真-->噩梦降临!
返回列表