首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

FPGA输出波形怎么是弯的

FPGA输出波形怎么是弯的

使用Spartan3 400 的芯片 为什么用示波器测试,输出波形的上升沿和下降沿是弯曲的, 这种弯曲经历70ns才达到稳定的电压。
是不是因为在ISE中没有设置I/O端口类型呢?
请高手指教
多谢多谢!
首先查查你的电源和地上是不是很干净,还是有波动,另外测量的时候注意示波器和你的被测电路要共地;
美梦成真-->噩梦降临!
没有接触好
wu
阻抗不匹配,到达端面的时候就会有反射,叠加到型号上就会出现毛刺,振荡。示波器上一般是1M的和50欧姆阻抗。
加阻抗匹配电阻,差分信号的话靠近输出芯片位置每根线上串20几欧姆的电阻,而且双线平行等长。非差分信号加下拉电阻,或者串小电阻。
IO线上有无大电容?
 
嗯,到底是什么原因呢??楼主怎么消失了?
我不是高手
返回列表