各位朋友,本人初次接触CPLD,想用MAX II 的EPM240进行一些设计,但苦于找不到相关的资料(Altera的网址也登陆不上),甚至连他的各个管脚的排列顺序都不清楚,还有就是一些除I/O引脚以外控制脚的接法也需要大家给予帮助,最好能提供一些具体使用的例子接法图和相关资料,比如时钟输入GCLK0和GCLK1的作用,是否需要同时输入时钟,可否只输入一个时钟,他们的控制范围有何不同?在此谢谢了! 本人课题需要,很是着急,望能及时给予帮助!我得邮箱:gujinmao@emails.bjut.edu.cn [em06][em06][em06][em06]
[此贴子已经被作者于2007-1-23 15:32:17编辑过] |