首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
通信技术
»
无线技术
» 请教 数字鉴相器的设计 对锁相环有兴趣的看过来
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
请教 数字鉴相器的设计 对锁相环有兴趣的看过来
发短消息
加为好友
ryh9808
当前离线
UID
137913
帖子
2
精华
0
积分
111
阅读权限
20
在线时间
0 小时
注册时间
2006-4-21
最后登录
2007-1-22
注册会员
UID
137913
性别
男
1
#
打印
字体大小:
t
T
ryh9808
发表于 2006-4-21 17:31
|
只看该作者
请教 数字鉴相器的设计 对锁相环有兴趣的看过来
数字鉴相器
,
锁相环
,
兴趣
,
请教
,
设计
1M的单音信号(IQ两路,实虚部),用32M的采样率来采,然后调制到70M中频,
再到5.8G射频发射出去
用另一个5.8G的射频来接收,由于两射频之间的频漂,故在收端基带作锁相环来锁定。
现在的够想是,要做在FPGA上在收端基带收到的信号与1M的单音进行混频(cordic算法),
之后的鉴相想不到好的方法,难道还要用cordic鉴相??
此中,感觉没有设计到什么BPSK调制,
觉得很无所适从,
还请大家指点一二
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
zealzgr
当前离线
版主
UID
129771
帖子
77
精华
0
积分
503
阅读权限
50
在线时间
0 小时
注册时间
2006-1-10
最后登录
2008-11-22
高级会员
UID
129771
性别
男
2
#
zealzgr
发表于 2006-4-21 20:34
|
只看该作者
这方面没做过。关注中!
我是无线通信的爱好者!
回复
引用
TOP
发短消息
加为好友
hehe826
当前离线
UID
138248
帖子
8
精华
0
积分
138
阅读权限
20
在线时间
0 小时
注册时间
2006-4-24
最后登录
2006-11-9
注册会员
UID
138248
性别
男
3
#
hehe826
发表于 2006-4-24 19:12
|
只看该作者
基带速率很低,抗频偏很难了,正在关注这方面。
诚信之上!不断超越!
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议