首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

[讨论]

[讨论]

" K4J52324QC-B:512Mb GDDR3 SDRAM,最大时钟频率800MHz,最高数据速率1.6Gbps/引脚,536,870,912位(8 x 2,097,152字x32位),工作电压2.0V+/-0.1V,有数据选通的同步特性有极高的性能,大到6.4GBps/芯片,I/O处理能在时钟的两个边沿上进行,具有芯片内终端(ODT)性能,输出驱动器强度由EMRS调整,效准的输出驱动,1.8V假漏极开路和输入/输出兼容,内部4组可同时工作,差分时钟输入(CK和/CK),每个正CK边沿指令进入,CAS等待有4,5,6,7,8,9,10和11周期,可编程突发长度4和8,可编程写等待有1,2,3,4,5,6和7周期,每字节单端READ选通(RDQS)和WRITE(WDQS)选通,自动和自身刷新模式,自动刷新32ms(8K周期),136引脚FBGAF封装,可用在高性能存储器系统"

以上是我从网上COPY下来的,"最大时钟频率800MHz",一般的时钟频率是越高越好还是????然后在这个的英语版里看到,"VDD&VDDQ=2.0V+/-0.1 Distinguished by part number as -BJ
VDD&VDDQ+1.8V=/-0.1V Distinguished by part number as -BC"这是什么意思
超级菜鸟求助
返回列表