关于时钟数,时钟歪斜以及时钟驱动能力不够的疑问?请高手解答
 
- UID
- 123208
- 性别
- 男
|
关于时钟数,时钟歪斜以及时钟驱动能力不够的疑问?请高手解答
1;如果时钟驱动能力不够该怎么办?有的资料说增加缓冲,这个缓冲怎么实现,是不是,如果晶振时钟为CLK,那么用CLK11<=CLK,CLK2<=CLK2?, 2:时钟树用语言该怎么实现,是不是CLK11<=CLK,CLK2<=CLK2?, 3:减小和消除时钟歪斜的办法有哪些啊?,如果可能请具体用语言或者图形的形式说明好吗? 不甚感激!!! |
|
|
|
|
|
- UID
- 132434
- 性别
- 男
|
1.我想资料说的缓冲不是这个意思,CLK11<=CLK,CLK2<=CLK2是没有用的,驱动能力是硬件的东西,用软件单独是实现不了的,这里缓冲是说你可以加时钟驱动芯片,很小,很便宜如ics551
2.看你具体的芯片是什么了,不同的芯片内部的时钟资源部一样,你可以看数据手册中时钟的部分,BUFG(in,out)就是一种写法,他把你需要驱动的信号或者时钟布线时分配到全局时钟资源,从而提高其性能和驱动能力
3.你说的时钟歪斜具体怎样的?如果从进新片之前就这样,你在芯片里是没有办法处理的,必须在外部加以处理 |
|
|
|
|
|