
- UID
- 134482
- 性别
- 男
|
谢谢您的关注!
不知您说的“输入信号设的不合理”是指什么?输入信号的时刻不合理还是输入信号的频率不合理呢?
仿真时出现的WARNING具体是这样的:
Warning: Found clock high time violation at 420.28 ns on register "|fft8|btff_stage1:u0|butterfly_func:u5|summer:u2|ADJUST:b2v_inst|expgen~3clkctrl_SIM_17845_CE_DFF"
我看过时序报告中的required th是 5.00 ns,而actual th 是-3.66ns,我想会不会是时序约束的问题呢?若是又该怎么设置时序的约束,依据什么来设置呢?谢谢你啊! |
|