首页
|
新闻
|
新品
|
文库
|
方案
|
视频
|
下载
|
商城
|
开发板
|
数据中心
|
座谈新版
|
培训
|
工具
|
博客
|
论坛
|
百科
|
GEC
|
活动
|
主题月
|
电子展
注册
登录
论坛
博客
搜索
帮助
导航
默认风格
uchome
discuz6
GreenM
»
Xilinx 技术论坛 (Xilinx Technical Discussion Foru)
» [求助]如何保证reset其驱动能力
返回列表
回复
发帖
发新话题
发布投票
发布悬赏
发布辩论
发布活动
发布视频
发布商品
[求助]如何保证reset其驱动能力
发短消息
加为好友
miekton
当前离线
UID
142350
帖子
1
精华
0
积分
105
阅读权限
20
在线时间
0 小时
注册时间
2006-6-12
最后登录
2006-6-12
注册会员
UID
142350
性别
男
1
#
打印
字体大小:
t
T
miekton
发表于 2006-6-12 09:46
|
只看该作者
[求助]如何保证reset其驱动能力
reset
,
能力
,
驱动
,
求助
请问reset信号那么大的负载,应该怎么保证其驱动能力呢?是不是应该接到什么全局管脚呢?
有专门的类似全局时钟管脚那样的全局信号复位管脚的吗?
谢谢各位大虾的指点
收藏
分享
评分
回复
引用
订阅
TOP
发短消息
加为好友
stone133
当前离线
版主
UID
132434
帖子
2193
精华
0
积分
5101
阅读权限
0
在线时间
2 小时
注册时间
2006-2-26
最后登录
2019-4-23
禁止发言
UID
132434
性别
男
2
#
stone133
发表于 2006-6-12 17:04
|
只看该作者
1。有全局复位这样的管脚;
2。如果是普通管脚,你可以给他加一个bufg
美梦成真-->噩梦降临!
回复
引用
TOP
发短消息
加为好友
shichu
当前离线
UID
142713
帖子
3
精华
0
积分
114
阅读权限
20
在线时间
0 小时
注册时间
2006-6-14
最后登录
2006-6-14
注册会员
UID
142713
性别
男
3
#
shichu
发表于 2006-6-14 10:17
|
只看该作者
BUFG不但可以驱动IBUFG的输出,也可以驱动其它普通信号的输出。当某个信号扇出很大且要求jitter小,可以直接用bufg驱动该信号。
但是,普通IO口信号输入到bufg有约10ns固有延时。
reset->ibufg->bufg是最基本的用法
回复
引用
TOP
发短消息
加为好友
flyfpga
当前离线
UID
143921
帖子
42
精华
0
积分
301
阅读权限
30
在线时间
1 小时
注册时间
2006-7-3
最后登录
2013-9-10
中级会员
UID
143921
性别
女
4
#
flyfpga
发表于 2006-7-11 21:13
|
只看该作者
给信号加bufg怎么加啊?
FPGA内的布局布线有什么规则啊?求求路过的人告诉我
回复
引用
TOP
发短消息
加为好友
stone133
当前离线
版主
UID
132434
帖子
2193
精华
0
积分
5101
阅读权限
0
在线时间
2 小时
注册时间
2006-2-26
最后登录
2019-4-23
禁止发言
UID
132434
性别
男
5
#
stone133
发表于 2006-7-13 13:57
|
只看该作者
ibufg和ibuf不是一个东西,ibufg仅仅与器件的全局时钟资源有物理连接,而与普通IO口没有物理连接,如果在普通IO口上用ibufg会出错
美梦成真-->噩梦降临!
回复
引用
TOP
返回列表
电商论坛
Pine A64
资料下载
方案分享
FAQ
行业应用
消费电子
便携式设备
医疗电子
汽车电子
工业控制
热门技术
智能可穿戴
3D打印
智能家居
综合设计
示波器技术
存储器
电子制造
计算机和外设
软件开发
分立器件
传感器技术
无源元件
资料共享
PCB综合技术
综合技术交流
EDA
MCU 单片机技术
ST MCU
Freescale MCU
NXP MCU
新唐 MCU
MIPS
X86
ARM
PowerPC
DSP技术
嵌入式技术
FPGA/CPLD可编程逻辑
模拟电路
数字电路
富士通半导体FRAM 铁电存储器“免费样片”使用心得
电源与功率管理
LED技术
测试测量
通信技术
3G
无线技术
微波在线
综合交流区
职场驿站
活动专区
在线座谈交流区
紧缺人才培训课程交流区
意见和建议