
- UID
- 144006
- 性别
- 男
|
我菜菜鸟最近在学习CPLD电路设计,途中遇到了些麻烦,这里有几个问题,还请各位指点迷经... 1.在网上找了本关于ALTERA公司MAX7000方面的祥细资料,仔细看了一下,只知道里面含有什么LAB、宏单元、扩展乘积项(共享和并联)、可编程连线阵列及IO控制等...说实话没接受多少。现在我想用174+32实现一个逻辑单元,请问在逻辑功能实现过程中我们是否不用考虑MAX7000内部结构之类(如里面的共享和并行扩展),只需要按我们自已的要求实现逻辑功能,然后将对应设计时的输入输出引脚接入实际的电路中即可??? 2.ALTERA公司有自已的硬件描述语言AHDL但AHDL的祥细资料怎么不及VHDL Verilog HDL多?是不是AHDL用的不够广泛??? 3.在电路设计时,我怎么衡量电路中某部分的实际驱动能力???
|
|