首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展
返回列表 回复 发帖

关于时序约束问题

关于时序约束问题

我用spartan2  50M的系统时钟,经过DLL倍频产生200M的时钟,用来产生频率1M的正弦波,对于时序约束应该怎么用啊,我没用时序约束,后仿真来出现不稳定(前仿真正确),  我的后仿真时序在两个数之间有不稳定,那为什么两个数之间会不稳定啊,是不是时序约束问题?该如何解决呢?谢谢


 

顶下
没理解,能不能说的更清楚些?
 
[upload=image/bmp]uploadImages/tu .jpg[/upload]
就是在两个数之间有个过度,不知道怎么把他消灭掉
谢谢pengyoubeiku,那我要接D/A转换器 会有一定的影响的吧,该如何解决呢?如何将他的过渡区减小呢?谢谢,我是新手
接D/A转换器 不会有影响的;
因为D/A转换器的工作是需要时钟的,你的数据和工作时钟之间的关系只要稳定可靠,那些过渡的小区域是不会有影响的;
美梦成真-->噩梦降临!
谢谢楼上两位了,对于时钟200M的高速D/A有什么比较好的,推荐一个?
看了一些关于D/A的资料,好象没有时钟控制的啊,一般有一些控制引脚(如CS,XFER,WR等等) 为了消除过度过程对D/A转换产生影响,应该需要在FPGA中添加一些控制信号来控制D/A的转换(本来以为只要输出12位数据接入D/A就可以了),但由于输出数据信号的频率已经是最大的时钟频率了,因此产生控制信号比较困难啊,请问如何解决啊?谢谢,不胜感激
12位,10位的都可以的
返回列表