首页 | 新闻 | 新品 | 文库 | 方案 | 视频 | 下载 | 商城 | 开发板 | 数据中心 | 座谈新版 | 培训 | 工具 | 博客 | 论坛 | 百科 | GEC | 活动 | 主题月 | 电子展

FPGA/CPLD可编程逻辑

[ 26527 主题 / 25683 回复 ]

版块介绍: 讨论关于FPGA和CPLD的相关话题!

版主: boyfly, stone133, flanix, bydxdtcdj, 电子狂热, xcx_hust, benbenfei, AndyLee008

FPGA/CPLD可编程逻辑

    标题 作者 回复/查看 最后发表
common   NI Shrinks产品为何可以性能大提升迅速占领市场? look_w 2018-3-21 0/396 look_w 2018-3-21 19:51
common   Basys 3 Eval板 look_w 2018-3-21 0/483 look_w 2018-3-21 19:47
common   用现有的Cat 5e/6传输设备将数据中心带宽和吞吐量提高5倍? look_w 2018-3-21 0/351 look_w 2018-3-21 19:44
common   拥有四个千兆以太网接口的FMC板扩展了基于Zynq的Avnet ZedBoard的网络性能 look_w 2018-3-21 0/388 look_w 2018-3-21 19:38
common   充分利用你的PicoBlaze微处理器 look_w 2018-3-21 0/411 look_w 2018-3-21 19:35
common   使用FPGA,NPU或者多核处理器来实现高性能包处理? look_w 2018-3-21 0/349 look_w 2018-3-21 19:34
common   如何设计可靠的DDR4-2400 PHY同时又能确保FPGA需要的I/O灵活性? look_w 2018-3-21 0/372 look_w 2018-3-21 19:31
common   SmartConnect:UltraScale+的内部连接设计自动化,节省20%到30%的系统空间和功耗 look_w 2018-3-21 0/405 look_w 2018-3-21 19:29
common   基于Zynq的MegaBEE 5G原型平台可支持256x256天线阵列 look_w 2018-3-21 0/443 look_w 2018-3-21 19:25
common   UltraScale架构+TSMC’s 16FF=16nm UltraScale+全可编程器件( 24种新器件) look_w 2018-3-21 0/326 look_w 2018-3-21 19:23
common   Zynq UltraScale+ MPSoC系列有多少SerDes接口? look_w 2018-3-21 0/500 look_w 2018-3-21 19:20
common   Xilinx Zynq UltraScale+ MPSoC系列:逆天性能亮瞎你的双眼 look_w 2018-3-21 0/520 look_w 2018-3-21 19:05
common   能提升2-5倍性能功耗比?Xilinx 16nm UltraScale+ 器件发布 look_w 2018-3-21 0/403 look_w 2018-3-21 19:04
common   低成本、99美元,基于Zynq的Z-turn开发板 look_w 2018-3-21 0/414 look_w 2018-3-21 19:01
common   Z-7015:带有6.25Gbps SerDes收发器和PCIe Gen2接口的低端Zynq Soc look_w 2018-3-21 0/386 look_w 2018-3-21 18:58
common   关于Zynq的约束简介 look_w 2018-3-21 0/365 look_w 2018-3-21 18:55
common   Vadatech公司推出两款基于Xilinx 7系列 FPGA的μTCA开发板 look_w 2018-3-21 0/406 look_w 2018-3-21 18:46
common   低功耗协加速板通过CAPI提高了IBM Power8服务器的性能 look_w 2018-3-21 0/404 look_w 2018-3-21 18:43
common   使用TI TPS65218电源管理芯片时,如何用5V 或 3.6V电源给Zynq SoCs供电 look_w 2018-3-21 0/401 look_w 2018-3-21 18:40
common   你知道嵌入式系统三项标准是什么吗? look_w 2018-3-21 0/388 look_w 2018-3-21 18:37
common   采用128根天线中兴通讯Pre5G 3D/大规模MIMO基站给室内和城市地区提供优越的覆盖面 look_w 2018-3-21 0/348 look_w 2018-3-21 18:36
common   FPGA上的MACsec IP提高数据中心安全性 look_w 2018-3-21 0/339 look_w 2018-3-21 12:12
common   如何削减设计中复杂的多接口标准? look_w 2018-3-21 0/389 look_w 2018-3-21 12:11
common   【Vivado使用误区与进阶】读懂用好 Timing Report更新 look_w 2018-3-21 0/407 look_w 2018-3-21 11:55
common   【Vivado使用误区与进阶】读懂用好 Timing Report look_w 2018-3-21 0/374 look_w 2018-3-21 11:54
common   Vivado使用误区与进阶】XDC约束技巧—— I/O篇-4 look_w 2018-3-21 0/750 look_w 2018-3-21 11:47
common   Vivado使用误区与进阶】XDC约束技巧—— I/O篇-3 look_w 2018-3-21 0/583 look_w 2018-3-21 11:47
common   Vivado使用误区与进阶】XDC约束技巧—— I/O篇-2 look_w 2018-3-21 0/442 look_w 2018-3-21 11:43
common   Vivado使用误区与进阶】XDC约束技巧—— I/O篇-1 look_w 2018-3-21 0/358 look_w 2018-3-21 11:40
common   ECO在Vivado上的发展 look_w 2018-3-21 0/401 look_w 2018-3-21 11:38
common   【Vivado使用误区与进阶】在Vivado中实现ECO功能-2 look_w 2018-3-21 0/585 look_w 2018-3-21 11:37
common   【Vivado使用误区与进阶】在Vivado中实现ECO功能-1 look_w 2018-3-21 0/333 look_w 2018-3-21 10:51
common   【Vivado使用误区与进阶】用Tcl定制Vivado设计实现流程-2 look_w 2018-3-20 0/432 look_w 2018-3-20 16:24
common   【Vivado使用误区与进阶】用Tcl定制Vivado设计实现流程-1 look_w 2018-3-20 0/389 look_w 2018-3-20 13:51
common   【Vivado使用误区与进阶】用Tcl定制Vivado设计实现流程 look_w 2018-3-20 0/507 look_w 2018-3-20 13:19
common   让更多的用户受益于强大的Vivado与UltraFAST look_w 2018-3-20 0/381 look_w 2018-3-20 13:17
common   【Vivado使用误区与进阶】XDC约束技巧——CDC篇-2 look_w 2018-3-20 0/685 look_w 2018-3-20 13:16
common   【Vivado使用误区与进阶】XDC约束技巧——CDC篇-1 look_w 2018-3-20 0/373 look_w 2018-3-20 13:13
common   【Vivado使用误区与进阶】XDC约束技巧之时钟篇-2 look_w 2018-3-20 0/385 look_w 2018-3-20 13:11
common   【Vivado使用误区与进阶】XDC约束技巧之时钟篇-1 look_w 2018-3-20 0/544 look_w 2018-3-20 13:09
    类型 排序方式 时间范围